Qual è lo scopo di una porta AND con lo stesso segnale su entrambi gli ingressi?


15

Se questo è un buffer, perché usare un gate AND, a parte una migliore disponibilità di quel gate in un singolo pacchetto? Questo è su una scheda di valutazione SHARC di Analog Devices.

inserisci qui la descrizione dell'immagine

Risposte:


27

Questo è un buffer. Due porte significano il doppio della corrente di uscita. Ma perché usare AND gates invece di buffer, potresti chiedere? Inizialmente stavo per dire che probabilmente avevano usato una o due porte AND altrove nel circuito e avevano semplicemente saltato giù un singolo chip di gate AND quad, usando due porte AND come buffer invece di chiamare un buffer effettivo per risparmiare spazio sulla scheda e le parti contano. Tuttavia, sembra che siano la varietà single gate. Quindi presumo che avessero un sacco di chip AND gate a portata di mano per qualsiasi motivo - forse sono usati altrove nel circuito, o in altri progetti fabbricati sulla stessa linea di produzione - e non volevano pagare per un altro elemento pubblicitario / parte alimentatore sulla macchina pick and place, quindi hanno appena specificato più porte AND invece di alcune porte AND e alcuni buffer.

Una cosa da notare sull'uso di due porte AND (o di un'altra porta con due logiche di ingresso) in questo modo invece di buffer (o inverter) è che ci sono il doppio di pin di ingresso, quindi la capacità di ingresso sarà doppia. Questo probabilmente non sarà un problema nella maggior parte dei casi. Se potrebbe essere un problema, collegare un ingresso alto (o basso, a seconda del gate) invece di collegare entrambi al segnale di ingresso.

Modifica: sembra che uno di questi sia contrassegnato come DNP, e quindi potrebbe essere un footprint vuoto sulla scheda. Presumo che ciò sia stato fatto nel caso in cui un gate non fosse in grado di fornire una forza motrice sufficiente, avrebbero potuto aggiungere un secondo senza dover ruotare nuovamente la scheda.


1
Per quanto riguarda due porte significa due volte la corrente di uscita , non è corretto. In realtà non ci sono due porte AND nel circuito. Lo schema e il PCB consentono di utilizzare entrambi, ma è installato solo U9 e U10 è contrassegnato come "DNP" (Non posizionare). In genere, ciò viene eseguito per il test o per disporre di un dispositivo di backup nel caso in cui si verifichino problemi nell'ottenere il dispositivo U9. Se si collegassero effettivamente le uscite di due dispositivi, il risultato sarebbe che si esaurirebbero cercando di combattersi, non che si otterrebbe il doppio della corrente di uscita.
Graham,

5
Supponendo che tirino nella stessa direzione, quindi non si combatteranno. Sono entrambi CMOS, i transistor di uscita saranno essenzialmente in parallelo. Un buon punto sull'annotazione DNP, però. Presumo che abbiano messo due impronte lì nel caso in cui avessero bisogno di più forza motrice di quanto si possa fornire.
alex.forencich,

1
Il punto giusto è che sono CMOS: è possibile parallelizzare FET / MOSFET per ottenere più corrente, in modo che funzioni. Il TTL certamente non lo farebbe, perché i BJT non funzionano in questo modo. Anche se ancora non lo consiglio, perché i tempi di commutazione non saranno esattamente lo stesso, e che vi do breve ma enormi picchi di corrente per brevi periodi in cui non sono entrambi nello stesso stato. Non abbastanza per uccidere immediatamente qualcosa, ma non aiuterà la durata della vita e questi picchi attuali creeranno problemi reali con EMC.
Graham,

@Graham: Avere entrambi gli ingressi di un gate "AND" legati a una sorgente di segnale probabilmente farebbe quasi il doppio del caricamento su quella sorgente con un ingresso legato a quella sorgente e l'altro legato in alto.
supercat

@supercat È vero, ma non è rilevante per quello che stavo dicendo su entrambe le uscite delle due porte "AND" separate. Tuttavia, è un altro possibile miglioramento del circuito.
Graham,

11

I progettisti hanno probabilmente scelto le porte AND a causa della disponibilità o di qualche altra comodità. Forse avevano già le porte AND sulla distinta base per quella scheda.

I cancelli sono usati come buffer per guidare il cavo. Le due porte possono emettere più corrente della parte che genera inizialmente il segnale.

Esistono circuiti integrati che eseguono solo il buffering senza funzioni logiche ( ad esempio SN74LVC2G34 ).


"a causa della disponibilità o di qualche altra comodità " ... Chiamano "Design For Manufacturing" (DFM), ma chi sapeva che qualcuno lo ha davvero fatto? Probabilmente un progetto 6-Sigma di una nuova assunzione è venuto fuori con quel (finale) design della scheda ... Mi piace, per lo più :)
CapnJJ,

2

SPDIF è progettato per pilotare 1 Vp-p da una sorgente di 75 ohm in un carico di 75 ohm.

Dopo aver elaborato la corrente richiesta dal conducente, presumibilmente i progettisti hanno deciso che era il modo più economico (o il più piccolo in termini di spazio PCB, o comunque ottimale nella progettazione) per fornirlo.

Utilizzando il nostro sito, riconosci di aver letto e compreso le nostre Informativa sui cookie e Informativa sulla privacy.
Licensed under cc by-sa 3.0 with attribution required.