Questa domanda riguarda l'implementazione di un filtro IIR in un FPGA con sezioni DSP, con criteri molto specifici. Supponiamo che tu stia creando un filtro senza tocchi in avanti e solo 1 tocco inverso, con questa equazione: y[ n ] = y[ n - 1 ] ⋅ b 1 + …
Sto eseguendo l'analisi dello spettro di un segnale che varia nel tempo con frequenza che cambia da 200Hz a 10kHz. Sto usando la FFT per analizzare la componente di frequenza nel segnale. Le mie domande sono: Come decidere sulla risoluzione della frequenza e sulla larghezza della finestra per il segnale? …
Sto cercando di implementare un blocco di fase in un FPGA senza utilizzare alcun componente esterno (diverso dall'ADC). Per semplicità, è sufficiente bloccare a un semplice impulso binario. La frequenza dei segnali è ~ 0,1-1% dell'orologio. Non riesco a utilizzare i PLL dell'orologio di bordo perché sono in genere: Non …
Con questa domanda in mente (la prima che StackExchange mi sta offrendo in questo momento tra le "Domande con titoli simili"), mi piacerebbe rubare l'idea della domanda e porla su PPC. Cosa c'è di così straordinario? Tutti gli altri chip che ho visto - ARM, MIPS, SuperH, x86 - i …
Sto progettando di realizzare un semplice dispositivo elettronico che potrei eventualmente provare a commercializzare se funzionasse bene Prima di fare il grande passo e provare a produrlo in serie, proverei prima a venderne alcuni su Internet per vedere se qualcuno lo vuole . Si scopre, tuttavia, che per vendere qualsiasi …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.