Vuoi migliorare questo post? Fornire risposte dettagliate a questa domanda, comprese le citazioni e una spiegazione del perché la risposta è corretta. Le risposte senza dettagli sufficienti possono essere modificate o eliminate. Ho un'esperienza molto limitata con gli FPGA (Altera - ha usato solo gli strumenti di progettazione visiva). Sto …
Ho un circuito di sincronizzazione bus per il passaggio di un ampio registro tra domini di clock. Fornirò una descrizione semplificata, omettendo la logica di ripristino asincrona. I dati vengono generati su un orologio. Gli aggiornamenti sono diversi (almeno una dozzina) di bordi dell'orologio a parte: PROCESS (src_clk) BEGIN IF …
Chiuso . Questa domanda è basata sull'opinione . Al momento non accetta risposte. Vuoi migliorare questa domanda? Aggiorna la domanda in modo che possa essere risolta con fatti e citazioni modificando questo post . Chiuso 3 anni fa . La CPU soft Microblaze è migliore della CPU soft Cortex M3 …
Bloccato . Questa domanda e le sue risposte sono bloccate perché la domanda è fuori tema ma ha un significato storico. Al momento non accetta nuove risposte o interazioni. La logica programmabile può essere implementata nel tuo widget in molti spettri diversi, dalla masterizzazione di alcuni gate o l'utilizzo di …
Ok, quindi recentemente ho visto apparire il nome XMOS in alcuni punti. Ho cercato sul loro sito Web e cercato online ma non riesco a capire di cosa si tratta? Quindi, cos'è? Sembra essere un incrocio tra un microcontrollore e un FPGA? Ho anche cercato sul loro sito e non …
Ho programmato microcontrollori per alcuni anni e ho appena scoperto FPGA dopo aver preso una classe di progettazione digitale. Dopo aver fatto qualche ricerca su diversi FPGA, schede di sviluppo, ecc., Esito ancora ad acquistarne uno perché non saprei come creare la mia versione del "prodotto" finale. Ho messo PIC, …
Ho la seguente funzione VHDL che moltiplica una data matrice mxn aper un vettore nx1 b: function matrix_multiply_by_vector(a: integer_matrix; b: integer_vector; m: integer; n: integer) return integer_vector is variable c : integer_vector(m-1 downto 0) := (others => 0); begin for i in 0 to m-1 loop for j in 0 …
L'uso dei sincronizzatori 2-ff è stato uno standard per un segnale che attraversa i limiti del clock. E ci sono un sacco di carta / figure che illustrano il meccanismo, come questo: Sembra che bclk possa campionare l'impulso di adat solo una volta (al secondo fronte di salita di bclk …
Questa domanda riguarda l'implementazione di un filtro IIR in un FPGA con sezioni DSP, con criteri molto specifici. Supponiamo che tu stia creando un filtro senza tocchi in avanti e solo 1 tocco inverso, con questa equazione: y[ n ] = y[ n - 1 ] ⋅ b 1 + …
Vorrei sapere se esiste un modo per programmare un PIC per la prima volta (scrivere in Flash) tramite una scheda FPGA. Il PIC è già saldato all'FPGA e non riesco a rimuoverlo. Nessun bootloader esiste sul PIC. Quindi ho bisogno di programmarlo in modalità USART / SPI / I2C con …
sfondo Questo è un progetto personale; riguarda il collegamento di un FPGA a un N64, i valori byte che l'FPGA riceve vengono quindi inviati tramite UART al mio computer. In realtà funziona abbastanza bene! Sfortunatamente, in momenti casuali il dispositivo non funzionerà, quindi verrà ripristinato. Attraverso il debug, sono riuscito …
Ho un'applicazione in cui ho un microcontrollore (NXP LPC1343 ) che è collegato a un FPGA tramite SPI a 16 bit. Esiste anche una scheda SD che utilizza la stessa porta SPI (MISO / MOSI) ma con un pin CS / SS diverso (entrambi sono attivi bassi, come da specifica …
Sono completamente nuovo nel mondo degli FPGA e ho pensato di iniziare con un progetto molto semplice: un decodificatore a 7 segmenti a 4 bit. La prima versione che ho scritto esclusivamente in VHDL (è fondamentalmente un singolo combinatorio select, non sono necessari orologi) e sembra funzionare, ma mi piacerebbe …
Sto implementando nuovamente un computer Microbee degli anni '80 su un FPGA (vedi qui ) e sto cercando di capire come fare la porta della cassetta. Ecco gli schemi per l'interfaccia originale della cassetta Microbee: (fonte: toptensoftware.com ) Ho anche trovato questa descrizione in un manuale tecnico: L'uscita dei dati …
Ho una catena JTAG che collega 4 FPGA Spartan 6 che programma usando ISE iMPACT. Il software può programmare qualsiasi sottoinsieme rigoroso dei 4 FPGA di seguito e in qualsiasi ordine. Tuttavia, quando provo a programmare tutti e quattro gli FPGA, il pin FATTO dell'ultimo FPGA non aumenta e la …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.